banner
Lar / Notícias / Patente de correção automática de regra de design geométrico do circuito integrado GBT, recebeu um aviso de permissão
Notícias

Patente de correção automática de regra de design geométrico do circuito integrado GBT, recebeu um aviso de permissão

Sep 21, 2023Sep 21, 2023

A patente descreve uma tecnologia inovadora para permitir um desempenho e qualidade mais rápidos e avançados, nanômetros avançados, design de circuitos integrados.

SAN DIEGO, 23 de maio de 2023 (GLOBE NEWSWIRE) -- GBT Technologies Inc. (OTC PINK: GTCH) ("GBT" ou a "Empresa"), recebeu uma notificação de permissão para seu pedido de patente não provisório para circuitos integrados (IC) método e sistema de correção automática de regra de desenho geométrico, nome de código interno Omega. A patente protege uma tecnologia para correção automática de violações de regras de desenho geométrico dentro do layout de um circuito integrado. A correção de regra de design de layout de IC (DRC) é o processo de identificação e retificação de violações geométricas no design de layout de um IC para cumprir as regras de design do processo de fabricação.

As regras de design definem as restrições e limitações físicas para a criação de layouts de microchips, garantindo capacidade de fabricação e funcionalidade. Normalmente, esse tipo de correção DRC é feito manualmente e leva um tempo considerável para ser executado. A invenção descreve sistema e métodos para correção automática do layout do IC sem qualquer intervenção manual, mantendo sua conectividade elétrica e mantendo a conformidade com as restrições de projeto para fabricação (DFM) e verificação de confiabilidade (RV). Quando um layout de IC é criado, ele passa por um processo de verificação DRC para verificar se há violações das regras de design especificadas. Essas violações podem incluir erros geométricos, como violações de espaçamento, sobreposição ou larguras incorretas, que podem afetar o desempenho, a funcionalidade e a confiabilidade do IC. Particularmente em nós de nanômetros avançados de 5 nm e abaixo, uma correção de regra de projeto manual pode levar uma quantidade significativa de tempo e aumentar o tempo geral de projeto do projeto.

O objetivo da invenção Omega é realizar a correção em minutos usando algoritmos de rede neural de Inteligência Artificial. A tecnologia descrita executa a Análise DRC onde o layout é analisado para identificar violações de regras de projeto. A ferramenta DRC verifica o layout em relação às regras relacionadas a dimensões, espaçamento, proximidade, alinhamento e similares. Após a identificação das infrações, é gerado um relatório, destacando as infrações encontradas no layout. Cada violação é categorizada com base em sua gravidade, como erros que devem ser corrigidos (violações graves) ou avisos que podem afetar o desempenho (violações leves). O sistema então revisa o relatório do DRC para entender a natureza, localização e as implicações das violações. Isso envolve a análise do design e a identificação dos elementos de layout específicos que causam as violações.

A tecnologia opera de acordo com estratégias de correção automática orientadas por aprendizado de máquina. Com base nas violações identificadas, a tecnologia formula estratégias para corrigir os erros. Isso pode envolver ajustar a geometria do layout, modificar o posicionamento dos componentes, redimensionar ou reposicionar polígonos ou fazer outras alterações no layout. A patente descreve a capacidade de executar uma correção hierárquica completa em todos os sub-blocos do microchip, considerando aspectos elétricos e de fabricação. Como o número e a complexidade das regras de design do IC aumentaram drasticamente na última década, especialmente em nós de nanômetros de pequena escala de 7 nm e abaixo, isso cria um gargalo para manter prazos razoáveis, cumprir os cronogramas de lançamento e atingir o custo desejado do semicondutor. A invenção busca resolver essa crise fornecendo uma tecnologia de automação para corrigir violações de regras de projeto com um clique de um botão, melhorando a qualidade do projeto e as características elétricas, permitindo projetar e fabricar melhores chips com maior rendimento de silício, mais rapidamente. O GBT planeja continuar seus esforços de P&D neste domínio, introduzindo mais avanços inovadores no campo nos próximos anos.

Sobre nós

GBT Technologies, Inc. (OTC PINK: GTCH) ("GBT") (http://gbtti.com) é uma empresa em estágio de desenvolvimento que se considera nativa da Internet das Coisas (IoT), Inteligência Artificial (AI) e Habilitada Plataformas de tecnologia móvel usadas para aumentar o desempenho do IC. O GBT montou uma equipe com ampla experiência em tecnologia e está construindo um portfólio de propriedade intelectual que consiste em muitas patentes. A missão do GBT é licenciar a tecnologia e IP para parceiros sinérgicos nas áreas de hardware e software. Uma vez comercializado, o objetivo do GBT é ter um conjunto de produtos incluindo microchips inteligentes, IA, criptografia, Blockchain, design IC, aplicativos de segurança móvel, protocolos de gerenciamento de banco de dados, com rastreamento e software de suporte em nuvem (sem a necessidade de GPS). O GBT prevê este sistema como uma criação de uma rede de malha global usando nós avançados e tecnologia de IC de nova geração com excelente desempenho. O núcleo do sistema será sua avançada tecnologia de microchip; tecnologia que pode ser instalada em qualquer dispositivo móvel ou fixo em todo o mundo. A visão do GBT é produzir este sistema como uma rede de malha privada segura e de baixo custo entre todos os dispositivos habilitados. Assim, fornecendo processamento compartilhado, gerenciamento avançado de banco de dados móvel e compartilhamento ao usar esses recursos móveis aprimorados como uma alternativa aos serviços de operadoras tradicionais.